# НАЦІОНАЛЬНИЙ ТЕХНІЧНИЙ УНІВЕРСИТЕТ УКРАЇНИ «КИЇВСЬКИЙ ПОЛІТЕХНІЧНИЙ ІНСТИТУТ ім. Ігоря Сікорського» КАФЕДРА СИСТЕМНОГО ПРОГРАМУВАННЯ І СПЕЦІАЛІЗОВАНИХ КОМП'ЮТЕРНИХ СИСТЕМ

#### КУРСОВА РОБОТА

з дисципліни «Комп'ютерна електроніка»

на тему: «Створити та дослідити модель чотирьохрозрядного лічильника, який забезпечує ділення вхідної частоти на шістнадцять з використанням моделей тригерів  $DR\bar{S}$ »

| Студента III курсу, групи КВ-41                    |
|----------------------------------------------------|
| спеціальності 123                                  |
| «Комп'ютерна інженерія»                            |
| Горпинич-Радуженко І.О<br>(прізвище та ініціали)   |
| Керівник                                           |
| доцент каф. СП СКС, к.т.н. Сапсай Т.Г.             |
| Національна оцінка<br>Кількість балів: Оцінка ECTS |
| Члени комісії                                      |

#### Завдання на курсову роботу з дисципліни «Комп'ютерна електроніка» Варіант №5

1 Дослідити базову схему ТТЛ ЗІ-НЕ. Вхідні дані для дослідження:  $U_{\text{BX}}^0 = 0.17$  (В);  $U_{\text{BX}}^1 = 4.411$  (В);  $I_{\text{BX}}^0 = 0.0019$  (А);  $U_{\text{BUX}\ max}^0 = 0.21$  (В);  $U_{\text{BUX}\ min}^1 = 4.411$  (В).

- **2.** На базі досліджених базової схеми ТТЛ 3І-НЕ побудувати і дослідити модель  $DR\bar{S}$ -тригера з прямим синхронним інформаційним входом D, прямим R та інверсним S асинхронними входами. Забезпечити ділення вхідної частоти на коефіцієнт K=4 при початкову стані  $Q_1=1$ ,  $Q_2=1$ . Синхронізація відбувається під час переходу з «0» в «1».
- **3.** На базі  $DR\bar{S}$ -тригеру створити модель схеми чотирьохрозрядного лічильника з коефіцієнтом ділення вхідної частоти K=16.
- **4.**Задати одноразовий режим роботи програмованого лічильника з модулем ділення M = 4. Коефіцієнт ділення вхідної частоти N=8403.

| Завдання отримав       | 3          |
|------------------------|------------|
| студент гр.КВ-41       | Д          |
| Горпинич-Радуженко І.О | (          |
| «29» вересня 2016 р.   | <b>(</b> ( |

#### 1. Дослідити базову схему ТТЛ 3І-НЕ.

#### Дослідження багатоемітерного транзистора.

Оскільки, як правило, в схемах ТТЛ на вході використовується багатоемітерний транзистор, дослідимо спочатку його роботу. На мал. 1 наведено схему керуючого транзистора з одним входом (аналог багатоемітерного):



Для зручності дослідження перемикання логічного елементу до входу підключено керуючий перемикач  $S_1$ , який може займати два положення B і H, до виходу підключено резистор навантаження  $R_H$ . У положенні B на вхід надходить напруга високого рівня (напруга джерела живлення E), а в положенні H – напруга низького рівня (схемна земля). Якщо на вхід подається низька напруга (перемикач  $S_1$  у положенні H), то вхідний струм  $I^0_{BX}$  протікає від джерела живлення E через резистор  $R_E$  та перехід база-емітер керуючого транзистора  $Q_1$ . Перехід база-колектор транзистора  $Q_1$  зміщений у зворотньому напрямку. Таким чином, перехід база-емітер транзистора  $Q_1$  відкритий, а перехід база-колектор  $Q_1$  закрито, тобто транзистор працює в прямому включенні, напруга на виході дорівнює низькому рівню.

При подачі на вхід високого рівня (перемикач  $S_1$  у положенні B) перехід базаемітер транзистора  $Q_1$  буде закритий, тому що він зміщений у зворотньому напрямку. Обидва електроди (база і емітер) підключені до джерела живлення. На базу від джерела живлення E через резистор бази  $R_B$  надходить струм  $I_{R6}$ , перехід база-колектор - відкрито. На колекторі  $Q_1$  встановлюється напруга високого рівня. На вхід надходить тільки струм  $I^1_{BX}$ . Таким чином, перехід база-емітер транзистора  $Q_1$  закритий, а перехід база-колектор  $Q_1$  відкрито, тобто транзистор  $Q_1$  працює в інверсному включенні, на виході встановлюється високий рівень.

Якщо кількість входів керуючого транзистора  $Q_1$  більше одного, то елемент буде реалізовувати логічну функцію І.



Схема, що реалізує логічну функцію І

 $Y=X_1X_2$ , де  $X_1$ ,  $X_2$ — вхідні сигнали, Y- функція на виході схеми.

Тобто, якщо хоча б на одному вході схеми низький рівень  $(X_1X_2=L)$ , то транзистор  $Q_1$  буде працювати в прямому включенні і на виході схеми встановиться низький рівень(Y=L). При цьому зміна логічних рівнів на інших входах не буде впливати на вихідну напругу  $U_{\text{вих}}$ .

Лише у випадку подачі високих рівнів на усі входи  $(X_1X_2=H)$  багатоемітерний транзистор  $Q_1$  перейде в інверсне включення, і напруга на виході встановиться у високий рівень(Y=H).

Логічний елемент, приведений на мал. 1 не змінює фазу вхідного сигналу. При додаванні інвертора, виконаного на транзисторі  $Q_2$  (мал.2), отримаємо схему транзисторного ключа з керуючим транзистором на вході.



Логічний елемент, приведений на мал. 2 реалізує функцію І-НЕ.

Схема I-НЕ складається з елементу I та інвертору. Ця схема здійснює заперечення результату схеми I. Якщо кількість входів в елементі дорівнює 3, то такий елемент має назву 3I-НЕ. Умовне позначення на структурних схемах схеми 3I-НЕ представлено на мал.4:

$$X_1 \bullet X_2 \bullet X_3$$
 Мал.4  $Y = \overline{X_1 X_2 X_3}$ 

Зазначимо, що будь-яка булева функція може бути реалізована за допомогою схем І-НЕ. Функції, що мають таку властивість називаються функціонально повними.

Дослідимо докладніше схему 3I-HE.



Вхідні дані для дослідження:

$$\begin{split} U_{\text{BX}}^0 &= 0.17 \text{ (B);} \\ U_{\text{BX}}^1 &= 4.411 \text{ (B);} \\ I_{\text{BX}}^0 &= 0.0019 \text{ (A);} \\ U_{\text{BHX}}^0 &= 0.21 \text{ (B);} \\ U_{\text{BHX}}^1 &= 4.411 \text{ (B).} \end{split}$$

Коефіцієнти підсилення струму:

- для транзистора Q<sub>4</sub> у прямому включенні β<sub>H</sub>=10 (режим насичення);
- для транзисторів  $Q_1, Q_2, Q_3$  в інверсному включенні  $\beta_{IHB}=1$ .
- для транзисторів  $Q_1$ ,  $Q_2$ ,  $Q_3$ ,  $Q_4$  у прямому включенні напруга переходу базаемітер у режимі насичення:  $U_{EE} \approx 0.6$  (B)
- для транзисторів  $Q_1$ ,  $Q_2$ ,  $Q_3$  в інверсному включенні напруга переходу базаколектор:  $U_{\text{БK}} \approx 0,55$  (B)
- $I_{\text{вих}}^1 = I_{\text{R6}}$ , де  $I_{\text{R6}}$  струм через резистор  $R_{\text{Б}}$  при  $U_{\text{вих}} = U_{\text{вих}}^1$ ,  $I_{\text{вих}}^1$  вихідний струм при  $U_{\text{вих}} = U_{\text{вих}}^1$ .

Параметри схеми будемо розраховувати згідно з таблицею:

| X1 | <b>X2</b> | Х3 | Y |
|----|-----------|----|---|
| L  | L         | L  | Н |
| L  | L         | Н  | Н |
| L  | Н         | Н  | Н |
| Н  | Н         | Н  | L |

Якщо хоча б на одному з входів низький рівень, то на виході маємо високий рівень.

Якщо на всі входи подаємо високі рівні, на виході отримаємо низький рівень.(Згідно реалізації схеми 3І-НЕ).

1. Розглянемо випадок, коли  $U_{\text{вх}} = U_{\text{вх}}^0$  - транзистори  $Q_1$ ,  $Q_2$  та  $Q_3$  знаходяться в прямому включенні, тоді напруга у вузлі «b»:

$$U_b = U_{\text{BX}}^0 + U_{\text{БЕ}Q1} = 0,17 + 0,6 = 0,77 \text{ (B)}$$
 $R_{\text{Б}} = \frac{U_{R\text{Б}}}{I_{R_{1}\text{Hи}3}} = \frac{E - U_b}{I_{\text{BX}}^0 max} = \frac{5 - 0,77}{0,0019} = 2226,315 \text{ (Ом)}$ 

Тому 
$$R_{\rm B}^* = 2227$$
 Ом

Нехай  $U_{\rm BX} = U_{\rm BX}^1$  (транзистор Q1 в інверсному режимі)

$$U_b = U_{\text{BKT1}} + U_{\text{BET2}} = 0.55 + 0.6 = 1.15 \text{ (B)}$$

$$I_{RBBHC} = \frac{U_{RE}}{R_E} = \frac{E - U_b}{R_E} = \frac{5 - 1.15}{2227} = 0.00173 \text{ (A)} = I_{BHX}^1$$

Так як транзистор  $Q_1$ ,  $Q_2$  та  $Q_3$  знаходяться в прямому включенні, струм у вузлі «с» практично дорівнює нулю, тому транзистор  $Q_4$  закритий.

Якщо 
$$U_{\text{ВИХ}}=U_{\text{ВИХ}}^1$$
, то  $I_{RK}=I_{RH}=I_{\text{ВИХ}}^1=I_{R\text{Бвис}}$ 

$$R_{\rm K} = \frac{U_{\rm RK}}{I_{\rm RK}} = \frac{E - U_{\rm BHX}^1}{I_{\rm RBBUC}} = \frac{5 - 4{,}411}{0{,}00173} = 340{,}462 \text{ (OM)}$$

Значення  $R_K$  округляємо в меншу сторону, оскільки треба забезпечити виконання умови  $U^1_{BX} \le U^1_{BUX} < E$ .

Тому 
$$R_{\rm K}^* = 340$$
 Ом

Знайдемо  $R_H$  при тому, що  $I_{R_H} = I_{R6}$ .

$$R_{\rm H} = \frac{U_{\rm RH}}{I_{\rm RH}} = \frac{U_{\rm BHX}^1}{I_{\rm RBBUC}} = \frac{4,411}{0,00173} = 2549.71 \, ({\rm OM})$$

Значення  $R_H$  округляємо в більшу сторону, оскільки при розрахунку  $R_H$  ми обирали мінімальне значення  $U^1_{BUX}=U^1_{BX}$ , і тому номінал опору треба вибирати, округлюючи в більшу сторону. Тому  $\mathbf{R}_H^*=\mathbf{2550}$  Ом

Струм  $I_{RK}$ :

$$I_{RK} = \frac{E - U_{BUX}^1}{R_K} = \frac{5 - 4,411}{340} = 0,00173 \text{ (A)}$$

Струм  $I_{RH}$ :

$$I_{RH} = \frac{U_{BHX}^1}{R_H} = \frac{4,411}{2550} = 0,001729 \text{ (A)}$$

Розрахуємо струми на базах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$ :

$$I_{\text{EQ1}} = I_{\text{EQ2}} = I_{\text{EQ3}} = \frac{I_{\text{RE}}}{3} = \frac{0,0019}{3} = 0,0004 \text{ (A)}$$

Так як транзистори  $Q_1$ ,  $Q_2$  та  $Q_3$  працюють у прямому режимі, струми на їх колекторах  $I_{KQ1} = I_{KQ2} = I_{KQ3}$  практично дорівнюють нулю.

Розрахуємо струми на емітерах транзисторів  $Q_1$ ,  $Q_2$  та  $Q_3$ :

$$I_{\text{EQ1}} = \frac{I_{\text{BX}}^{0} \max}{3} = \frac{0,0019}{3} = 0,0004 \text{ (A)}$$

$$I_{\text{EQ2}} = \frac{I_{\text{BX}}^{0} \max}{3} = \frac{0.0019}{3} = 0.0004 \text{ (A)}$$

$$I_{\text{EQ3}} = \frac{I_{\text{BX}}^{0} \max}{3} = \frac{0,0019}{3} = 0,0004 \text{ (A)}$$

Оскільки транзистор  $Q_4$  закритий, то струм на його колекторі та базі дорівнює нулю.

2. Розглянемо випадок, коли  $U_3 = U_6 = U^0_{BX}$ ,  $U_7 = U^1_{BX}$  – транзистори  $Q_1$  та  $Q_2$  знаходяться в прямому включенні,  $Q_3$  - в інверсному.

Оскільки  $U_b$  визначається переходом база-емітер та  $U^0_{BX}$ , то значення  $U_b$  буде дорівнювати значенню  $U_b$  для випадку  $U_{BX} = U^0_{BX}$  (з невеликою похибкою через те, що  $Q_7$  працює в інверсному режимі). Тобто,  $U_b = 0.77~\mathrm{B}$ 

Оскільки на виході маємо високий рівень, то значення струмів  $I_{Rk}$  та  $I_{RH}$  будуть такі самі як і для випадку  $U_{BX}=U^0_{BX}$ . Тобто,  $I_{RK}=0.00173$  (A),  $I_{RH}=0.001729$  (A).

Оскільки на транзистор  $Q_4$  струм майже не надходить, то струм на його колекторі та базі дорівнює нулю.

3. Розглянемо випадок, коли  $U_3 = U^0_{BX}$ ,  $U_6 = U_7 = U^1_{BX}$  – транзистор  $Q_1$  знаходиться в прямому включенні,  $Q_2$  та  $Q_3$  - в інверсному.

Оскільки  $U_b$  визначається переходом база-емітер та  $U^0_{BX}$ , то значення  $U_b$  буде дорівнювати значенню  $U_b$  для випадку  $U_{BX} = U^0_{BX}$  (з невеликою похибкою через те, що  $Q_2$  та  $Q_3$  працюють в інверсному режимі). Тобто,  $U_b = 0.77~\mathrm{B}$ 

Оскільки на виході маємо високий рівень, то значення струмів  $I_{Rk}$  та  $I_{Rh}$  будуть такі самі як і для випадку  $U_{BX} = U^0_{BX}$ . Тобто,  $I_{RK} = 0.00173$  (A),

$$I_{RH} = 0.001729$$
 (A).

4. Розглянемо випадок, коли  $U_{BX}=U^{1}_{BX}$ , тоді транзистор  $Q_{1}$ ,  $Q_{2}$  та  $Q_{3}$  працюють в інверсному режимі. Знайдемо напругу у вузлі «b»:

$$U_b = U_{\text{BK}01} + U_{\text{BE}03} = 0.55 + 0.6 = 1.15 \text{ (B)}$$

Напруга у вузлі «с»:

$$U_c = U_{\text{BE}Q4} = 0.6 \text{ (B)}$$

Струм через резистор R<sub>Б</sub>:

$$I_{R6} = \frac{E - U_b}{R_b} = \frac{5 - 1,15}{2227} = 0,00173 \text{ (A)}$$

Тоді струм у вузлі «с» (враховуючи, що  $\beta_{IHB}$ =1) дорівнює:

$$I_{\rm C} = I_{R6} + I_{\rm EK(Q1)} = 2 * I_{R6} = 2 * 0.0017287 = 0.0034576(A)$$

У той же час

$$I_{\rm C} = I_{\rm B(Q4)}$$

$$I_{\text{B}04} = 0.0034576(\text{A})$$

Визначимо навантажувальну здатність даної схеми.

$$I_{KQ4} = \beta_{HQ4}I_{EQ4} = 10 \cdot 0.0034576 = 0.034576$$
 (A)

$$I_{\rm H} = I_{\rm KQ4} - I_{RK} = 0.020496$$
 (A)

$$N = \frac{I_{\rm H}}{I_{\rm BX}^0 max} = \frac{0.020496}{0.0019} = 10,787 \approx 10$$

Використовуючи заданий коефіцієнт підсилення струму в режимі насичення, можна знайти струм на колекторі транзистора Q4:

$$I_{KQ4} = \beta_{HQ4}I_{EQ4} = 10 \cdot 0.0034576 = 0.034576$$
 (A)

Якщо транзистор Q4 знаходиться в режимі насичення, то  $U_{\text{ВиХ}} = U^0_{\text{ВиХ}}$ , тоді струм через опір колектора  $R_K$  дорівнює:

$$I_{RK} = \frac{E - U_{BMX}^0}{R_K} = \frac{5 - 0.21}{340} = 0.01408 \text{ (A)}$$

У такий спосіб максимально припустимий струм навантаження буде складати:

$$I_{\rm H} = I_{\rm KQ4} - I_{R\rm K} = 0.020496$$
 (A)

А навантажувальна здатність:

$$N = \frac{I_{\rm H}}{I_{\rm BX}^0} = \frac{0.020496}{0.0019} = 10,787 \approx 10$$

(Отримане значення N округляється до найближчого меншого цілого числа.)

Розрахуємо струми на базах транзисторів  $Q_1$ ,  $Q_2$  та  $Q_3$ :

$$I_{\text{BQ1}} = I_{\text{BQ2}} = I_{\text{BQ3}} = \frac{I_{\text{RB}}}{3} = \frac{0,00173}{3} = 0,00058 \text{ (A)}$$

Так як транзистори  $Q_1$  , $Q_2$  та  $Q_3$  працюють в інверсному режимі,  $I_{KQ1} = I_{KQ2} = I_{KO3} = I_{R6}$ .

Розрахуємо струми на емітерах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$  :

$$I_{\text{EQ1}} = \frac{I_{\text{BX}}^{0} \max}{3} = \frac{0.0019}{3} = 0.0004 \text{ (A)}$$

$$I_{\text{EQ2}} = \frac{I_{\text{BX}}^{0} \max}{3} = \frac{0,0019}{3} = 0,0004 \text{ (A)}$$

$$I_{\text{EQ3}} = \frac{I_{\text{BX}}^{0} \max}{3} = \frac{0,0019}{3} = 0,0004 \text{ (A)}$$

Оскільки транзистор  $Q_4$  закритий, то струм на його колекторі та базі дорівнює нулю.

#### Таблиця параметрів схеми:

| Параметри |                                                                              | U <sub>B</sub> X | Uвих  | Ub    | Uc    | Ікб   | $I_{R\kappa}$ | $I_{RH}$ |
|-----------|------------------------------------------------------------------------------|------------------|-------|-------|-------|-------|---------------|----------|
| розрах.   | $U_3=U_4=U_7=U_{BX}$                                                         | 0,17             | 4,411 | 0.77  | >0.17 | 1.9   | 1,73          | 1,723    |
| значення  | $U_3 = U^0_{BX}$                                                             | 0.17             | 4.411 | 0.77  | >0.17 | 1.9   | 1,73          | 1,723    |
|           | $U_4 = U^0_{\rm BX}$                                                         | 0.17             |       |       |       |       |               |          |
|           | $U_7 = U^1_{BX}$                                                             | 4.411            |       |       |       |       |               |          |
|           | $U_3 = U^0_{\rm BX}$                                                         | 0.17             | 4.411 | 0.77  | >0.17 | 1.9   | 1,73          | 1,723    |
|           | $U_4 = U^1_{BX}$                                                             | 4.411            |       |       |       |       |               |          |
|           | $U_7 = U^1_{\rm BX}$                                                         | 4.411            |       |       |       |       |               |          |
|           | $U_3=U_4=U_7=U^1_{\rm BX}$                                                   |                  | <0,21 | 1,15  | 0,6   | 1,73  | 14,08         | ~0       |
| реальні   | U <sub>3</sub> =U <sub>4</sub> =U <sub>7</sub> =U <sup>0</sup> <sub>BX</sub> | 0.17             | 4.412 | 0.69  | 0.18  | 1.933 | 1.73          | 1.73     |
| значення  | $U_3 = U^0_{\rm BX}$                                                         | 0.17             | 4.412 | 0.706 | 0.198 | 1.928 | 1.73          | 1.73     |
|           | $U_4 = U^0_{\rm BX}$                                                         | 0.17             |       |       |       |       |               |          |
|           | $U_7 = U^1_{\mathrm{BX}}$                                                    | 4.411            |       |       |       |       |               |          |
|           | $U_3 = U^0_{\rm BX}$                                                         | 0.17             | 4.412 | 0.724 | 0.21  | 1.92  | 1.73          | 1.73     |
|           | $U_4 = U^1_{BX}$                                                             | 4.411            |       |       |       |       |               |          |
|           | $U_7 = U^1_{BX}$                                                             | 4.411            |       |       |       |       |               |          |
|           | $U_3 = U_4 = U_7 = U^1_{BX}$                                                 | 4.411            | 0.049 | 1.105 | 0.599 | 1.749 | 14.56         | 0.00019  |

 $U_3$  – напруга в точці 3 на схемі. Відповідає першому входу транзистора.

 $U_6$  – напруга в точці 6 на схемі. Відповідає другому входу транзистора.

U<sub>7</sub> – напруга в точці 7 на схемі. Відповідає третьому входу транзистора.

| Параметри | 1                                   | $I_{B(Q1)}$          | $I_{B(Q2)}$          | $I_{B(Q3)}$          | $I_{K(Q1)}$               | $I_{K(Q2)}$          | $I_{K(Q3)}$          | $I_{E(Q1)}$         | $I_{E(Q2)}$         | $I_{E\left( Q3\right) }$ | $I_{\text{B}(Q4)}$ | $I_{K(Q4)} \\$ |
|-----------|-------------------------------------|----------------------|----------------------|----------------------|---------------------------|----------------------|----------------------|---------------------|---------------------|--------------------------|--------------------|----------------|
| розрах.   | озрах. $U_3 = U_4 = U_7 = U_{BX}^0$ |                      | 0.6                  | 0.6                  | ~0                        | ~0                   | ~0                   | 0.6                 | 0.6                 | 0.6                      | ~0                 | ~0             |
| значення  | $U_3 = U^1_{BX}$                    | I <sub>R6</sub> -    | I <sub>R6</sub> -    | I <sub>R6</sub> -    | $I_{K(Q2)}+$              | I <sub>K(Q3)</sub> - | $I_{K(Q1)}+$         | (β+1)               | (β+1)               | $I_{BX}$                 | ~0                 | ~0             |
|           | $U_6 = U^0_{BX}$                    | I <sub>B(Q2)</sub> - | I <sub>B(Q1)</sub> - | I <sub>B(Q1)</sub> - | Ι <sub>Б(Q4)</sub> -      | I <sub>K(Q1)</sub> - | $I_{K(Q2)}+$         | *I <sub>E(Q1)</sub> | *I <sub>Б(Q2)</sub> |                          |                    |                |
|           | $U_7 = U^0_{BX}$                    | $I_{B(Q3)}$          | $I_{B(Q3)}$          | $I_{B(Q2)}$          | $I_{K(Q3)}$               | $I_{B(Q4)}$          | $I_{B(Q4)}$          |                     |                     |                          |                    |                |
|           | $U_3 = U^1_{BX}$                    | I <sub>R6</sub> -    | I <sub>R6</sub> -    | I <sub>R6</sub> -    | $I_{KQ2)}$ +              | I <sub>B(Q4)</sub> + | I <sub>B(Q4)</sub> + | (β+1)               | $I_{BX}$            | $I_{\mathrm{BX}}$        | ~0                 | ~0             |
|           | $U_6 = U^1_{BX}$                    | I <sub>B(Q2)</sub> - | I <sub>B(Q1)</sub> - | I <sub>B(Q1)</sub> - | I <sub>K(Q3)</sub> -      | I <sub>K(Q1)</sub> - | I <sub>K(Q1)</sub> - | *I <sub>E(Q1)</sub> |                     |                          |                    |                |
|           | $U_7 = U^0_{BX}$                    | $I_{B(Q3)}$          | $I_{E(Q3)}$          | $I_{B(Q2)}$          | $I_{\text{B}(\text{Q4})}$ | $I_{K(Q3)}$          | $I_{K(Q2)}$          |                     |                     |                          |                    |                |
|           | $U_3 = U_6 = U_7 = U^1_{BX}$        | 0,58                 | 0,58                 | 0,58                 | 1,73                      | 1,73                 | 1,73                 | 0,6                 | 0,6                 | 0,6                      | 3,45               | 34,5           |
| реальні   | $U_3=U_6=U_7=U_{BX}$                | 0.64                 | 0.64                 | 0.64                 | ~0                        | ~0                   | ~0                   | -0,64               | -0,64               | -0,64                    | ~0                 | ~0             |
| значення  | $U_3 = U^1_{BX}$                    | 0.62                 | 0.65                 | 0.65                 | -1.25                     | 0.62                 | 0,62                 | 0,63                | -1,28               | -1,28                    | ~0                 | ~0             |
|           | $U_6 = U^0_{BX}$                    |                      |                      |                      |                           |                      |                      |                     |                     |                          |                    |                |
|           | $U_7 = U^0_{BX}$                    |                      |                      |                      |                           |                      |                      |                     |                     |                          |                    |                |
|           | $U_3 = U^1_{BX}$                    | 0.62                 | 0.61                 | 0.69                 | -1.25                     | -1.25                | 2.5                  | 0,63                | 0,63                | -3.19                    | ~0                 | ~0             |
|           | $U_6 = U^1_{BX}$                    |                      |                      |                      |                           |                      |                      |                     |                     |                          |                    |                |
|           | $U_7 = U^0_{BX}$                    |                      |                      |                      |                           |                      |                      |                     |                     |                          |                    |                |
|           | $U_3 = U_6 = U_7 = U_{BX}$          | 0.58                 | 0.58                 | 0.58                 | -1.18                     | -1.18                | -1.18                | 0.598               | 0.598               | 0.598                    | 3.55               | 14.54          |

Значення струмів в таблиці наведено в міліамперах (мА). Значення напруг - у Вольтах (В).

Таблиця всіх можливих комбінацій вхідних рівнів:

| $\mathbf{X}_{1}$ | $\mathbf{X}_2$ | $X_3$ | Y |
|------------------|----------------|-------|---|
| L                | L              | L     | Н |
| L                | L              | Н     | Н |
| L                | Н              | L     | Н |
| L                | Н              | Н     | Н |
| Н                | L              | L     | Н |
| Н                | L              | Н     | Н |
| Н                | Н              | L     | Н |
| Н                | Н              | Н     | L |

| $\mathbf{X_1}$ | $\mathbf{X}_2$ | $X_3$ | Y     |
|----------------|----------------|-------|-------|
| 0.17           | 0.17           | 0.17  | 4.412 |
| 0.17           | 0.17           | 4.411 | 4.412 |
| 0.17           | 4.411          | 0.17  | 4.412 |
| 0.17           | 4.411          | 4.411 | 4.412 |
| 4.411          | 0.17           | 0.17  | 4.412 |
| 4.411          | 0.17           | 4.411 | 4.412 |
| 4.411          | 4.411          | 0.17  | 4.412 |
| 4.411          | 4.411          | 4.411 | 0.049 |

Таблиця реальних значень вхідних та вихідної напруги:

Графік дослідження напруг та струмів  $I_{R6}$ ,  $I_{Rk}$ ,  $I_{Rh}$ . Вхідні стани LLL



Графік дослідження напруг та струмів  $I_{R6}$ ,  $I_{Rk}$ ,  $I_{Rh}$ . Вхідні стани HLL та HHL





Графік дослідження напруг та струмів на базах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$ . Вхідні стани LLL



Графік дослідження напруг та струмів на базах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$ . Вхідні стани HLL



Графік дослідження напруг та струмів на базах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$ . Вхідні стани ННL



# Графік дослідження напруг та струмів на базах транзисторів $Q_1$ , $Q_2$ та $Q_3$ . Вхідні стани ННН



Графік дослідження напруг та струмів на колекторах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$ . Вхідні стани LLL



Графік дослідження напруг та струмів на колекторах транзисторів  $Q_1$ ,  $Q_2$  та  $Q_3$ . Вхідні стани HLL



Графік дослідження напруг та струмів на колекторах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$ . Вхідні стани ННL





Графік дослідження напруг та струмів на емітерах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$ . Вхідні стани LLL



Графік дослідження напруг та струмів на емітерах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$ . Вхідні стани HLL



Графік дослідження напруг та струмів на емітерах транзисторів  $Q_1$  ,  $Q_2$  та  $Q_3$ . Вхідні стани ННL











#### Висновки:

У даному завданні ми дослідили роботу схеми ЗІ-НЕ. При подачі на входи різні комбінації рівнів, ми отримували відповідне значення на виході схеми. З отриманих результатів ми переконались, що тільки при подачі високого рівня на всі входи, на виході встановлюється низький рівень. В усіх інших випадках, на виході маємо низький рівень. Тобто, якщо всі вхідні транзистори працюють у інверсному режимі, струм їхньої бази буде проходити на колектор і напруга переходу «джерело живлення — пульсар» > напруги «джерело живлення — «земля»». Коли хоча б на один вхід подається низький рівень, напруга переходу «джерело живлення — пульсар» зменшиться. Струм буде протікати через базу-емітер відповідного вхідного транзистора, вихідний транзистор буде закритий і на виході встановиться високий рівень.

Реальне значення  $U_{\rm BUX}$  при  $U_{\rm BX}=U_{\rm BX}^1$  дорівнює 0.049, що відповідає умові  $U_{\rm BUX}^0 \le 0.21{\rm B}.$ 

Реальне значення  $U_b$  майже не відрізняється від розрахованних. Невелике зменшення можна пояснити округленням значення  $R_6$  в більшу сторону, що призвело до зменшення струму у вузлі «b».

Значення  $U_c$  якщо на одному із входів  $U_{\rm BX}=U_{\rm BX}^0$  є більші, ніж необхідні 0.17, і задовольняє умову. Значення при  $U_{\rm BX}=U_{\rm BX}^1$  майже співпадають.

Розраховані та реальні значення струмів  $I_{R\rm B}$ ,  $I_{R\rm K}$ ,  $I_{R\rm H}$  майже не відрізняються. Невелике збільшення струму  $I_{R\rm K}$  при  $U_{\rm BX}=U_{\rm BX}^1$  можна пояснити округленням резистора  $R_{\rm K}$  в меншу сторону.

Реальні значення  $I_{504}$  майже не відрізняються від розрахованих.

Реальні значення  $I_{KQ1}, I_{KQ2}, I_{KQ3}$ , при  $U_{BX} = U_{BX}^1$  є трохи меншим, що пояснюється наявністю деяких малих «шкідливих» струмів.

Варто відмітити, що в деяких випадках було дуже складно визначити точне значення певних струмів, а саме струмів на базах, колекторах та емітерах вхідних транзисторів. Тому ці струми ми не розраховували, а просто записали як вони утворюються.

Також зазначимо, що іноді в схемах керуючого транзистора з одним входом використовується резистор зміщення, який підключається паралельно базіемітеру вихідного транзистора. Він використовується для забезпечення кращого «розсмоктування» струмів. В даному випадку він не використовується, оскільки кількість входів в схемах більше одного, і вихідний транзистор буде правильно перемикатись. Тому вилучення зі схеми  $R_{\text{3м}}$  на вихідний рівень (тобто, значення на виході схеми) впливати не буде.

2. На базі дослідженої базової схеми ТТЛ 3І-НЕ побудувати і дослідити модель  $DR\bar{S}$ -тригера з прямим синхронним інформаційним входом D, прямим R та інверсним S асинхронними входами. Забезпечити ділення вхідної частоти на коефіцієнт K=4 при початкову стані  $Q_1=1$ ,  $Q_2=1$ . Синхронізація відбувається під час переходу з «0» в «1».

#### Теоретична частина.

Тригер – це пристрій з двома стійкими станами, що містить бістабільну схему (БС) – власне тригер, яку також називають запам'ятовуючим елементом (ЗЕ), і схему управління (СУ).



 $x_1$ , ...,  $x_n$  – інформаційні входи тригера;

 $C_1$ , ...,  $C_m$  – входи синхронізації;

Q — прямий вихід тригера;

 $\overline{Q}$  – інверсний вихід тригера;

 $f_1$ ,  $f_2$  – функції збудження бістабільної схеми (запам'ятовуючого елемента).

Зворотні зв'язки, показані на рисунку, можуть бути відсутні.

За завданням тригер має один тактовій вхід. Такий тригер називається однотактним.

Основним компонентом тригера  $\epsilon$  бістабільна схема.

Розрізняють бістабільну схему на елементах І-НЕ і АБО-НЕ.

Тригери найчастіше класифікують за функціональним призначенням та за способом запису інформації.

Функціональне призначення тригера характеризує таблиця переходів тригера, яка реалізує функцію Q(t+1)=(Q(t),X(t)), де  $\lambda$  — функція переходів тригера, Q(t) — значення вихідного сигналу в момент часу t, Q(t+1) — значення вихідного сигналу в момент часу (t+1), X(t) — значення вхідних інформаційних сигналів в момент часу t.

Кількість різноманітних тригерів дуже велика. Одним з тригерів, які найчастіше вживаються на практиці є D-тригер. D-тригер (D - Delay) називають тригером затримки; для нього справедлива рівність Q(t+1) = D(t).

Класифікація тригерів за способом запису інформації характеризує хід процесу перемикання тригера.

Тригери, перш за все, діляться на синхронні та асинхронні.

Асинхронні тригери не мають входу синхронізації, тому запис інформації в такі тригери здійснюється безпосередньо з надходженням інформаційних сигналів.

Синхронні тригери мають входи синхронізації.

Розрізняють синхронні тригери, що керуються рівнем сигналу синхронізації і перепадом (фронтом) сигналу синхронізації.

За завданням маємо синхронний тригер, що керується перепадом (фронтом) сигналу синхронізації з «0» в «1». Розглянемо такий тригер докладніше.

Тактовий сигнал на динамічному вході сприймається тригером як такий, що дозволяє запис інформації тільки при зміні його рівня від 0 до 1, або від 1 до 0. Інші стани тактового сигналу тригер сприймає як відсутність дозволу на прийом (запис) інформації. Наприклад, тригер з прямим динамічним входом С прийме вхідну інформацію тільки в момент зміни тактового сигналу від 0 до 1. Інформація відразу поступить на вихід тригера. Якщо інформаційні сигнали змінились при присутності 1 на вході С, то тригер на це не відреагує.

Тригери, керовані перепадом тактового сигналу, містять у своєму складі дві або три бістабільні схеми. Вони переходять у новий стан лише у момент перепаду (переходу з 0 в 1 або з 1 в 0) тактового сигналу. Такі тригери можна побудувати за МЅ-схемою. Тоді до складу тригера входять дві бістабільні схеми: М-БС (М — master) та S-БС ( S — slave). Виходами тригера в цілому є виходи S-БС. Запис

інформації в М-БС тактується сигналом C, а передача інформації з М-БС в S-БС здійснюється через вентилі (В), що з'єднують М-БС і S-БС. Якщо тригер будують на елементах І-НЕ, то вентилем є елемент І-НЕ, якщо тригер будують на елементах АБО-НЕ, то вентилем є елемент АБО-НЕ. У схемі тригера на елементах І-НЕ з інвертором у колі синхросигналу передача інформації з М-БС в S-БС відбувається в момент переходу тактового сигналу С з 1 в 0. Вентилі В при цьому відкриваються і стан М-БС переписується в S-БС. При С = 0 зміна інформаційних сигналів на входах не може вплинути на стан М-БС. При С = 1 стан М-БС під впливом інформаційних сигналів може змінитися, але це не позначиться на S-БС, оскільки вентилі В будуть закриті. І лише при наступному переході з 1 в 0 новий стан М-БС буде переписано в S-БС і на виходах встановляться нові значення.



<u>D-тригер за MS схемою I-HE</u>

Таблиця переходів D-тригера.

| D(t) | Q(t+1) |
|------|--------|
| 0    | 0      |
| 1    | 1      |

Таблиця функції збудження для БС на елементах І-НЕ.

| Q(t) | Q(t+1) | F1 | F2 |
|------|--------|----|----|
| 0    | 0      | 1  | *  |
| 0    | 1      | 0  | 1  |
| 1    | 0      | 1  | 0  |
| 1    | 1      | *  | 1  |

Повна таблиця переходів.

| С | D | Q(t) | Q(t+1) | F1 | F2 |
|---|---|------|--------|----|----|
| 0 | 0 | 0    | 0      | 1  | *  |
| 0 | 0 | 1    | 1      | *  | 1  |
| 0 | 1 | 0    | 0      | 1  | *  |
| 0 | 1 | 1    | 1      | *  | 1  |
| 1 | 0 | 0    | 0      | 1  | *  |
| 1 | 0 | 1    | 0      | 1  | 0  |
| 1 | 1 | 0    | 1      | 0  | 1  |
| 1 | 1 | 1    | 1      | *  | 1  |

При C = 0 тригер не змінює свого стану, тому Q(t+1)=Q(t). При C = 1 тригер повинен функціонувати у відповідністю з таблицею переходів D-тригера. Тому, аналізуючи значення D(t) в кожному рядку повної таблиці переходів, заповнюємо стовпчик Q(t+1); при цьому користуємося таблицею переходів D-тригера.

У повній таблиці переходів проектованого тригера, аналізуючи по рядках переходи і користуючись при цьому таблицею функцій збудження бістабільної схеми на елементах І-НЕ, заповнюємо стовпці F1 і F2.

За допомогою діаграм Вейча мінімізуємо функції F1 і F2:

Мінімізація F1 та F2.



$$f_1 = \overline{D} \cup \overline{C} = \overline{DC}$$
  $f_2 = D \cup \overline{C} = \overline{\overline{DC}}$ 

Умовне графічне позначення:



Заданий тригер ми будуємо за MS-схемою, але щоб робота тригера виконувалася за заданим переходом з «0» в «1», на Master-схему ми подаємо інвертований синхросигнал.

Принципова схема на вентелях:



Електронна схема:



#### Схема ділення на 4 за допомогою D тригерів

Для того, щоб поділити вхідну(опорну) частоту на 2 необхідно на вход D тригеру подати NQ, на синхровхід С подати опорну частоту. Тоді на виході Q тригера будемо мати сигнал, що має частоту в 2 рази меншу від заданої. Якщо потім цю частоту подати на синхровхід такого ж другого тригеру, то з виходу Q другого тригеру ми отримаємо сигнал з частотою в 4 рази меншу від заданної.

#### Умовне графічне зображення:





#### Висновки:

В даному завданні ми спроектували синхронний D-тригер. При перевірці його роботи ми переконались, що тригер працює коректно — відповідає заданій таблиці переходів.

Також необхідно було створити схему ділення частоти сигналу на 4. Для цього необхідно було послідовно з'єднати два тригера, під'єднавши D вхід до виходу NQ цього ж тригеру. Тоді на виході тригеру отримаємо сигнал з частотою в 2 рази меншу. Подавши на синхровхід другого тригеру сигнал з виходу першого ми можемо отримати сигнал з частотою в 4 рази меншою. Це підтверджується графіками досліджень. Початковий нульовий стан  $Q_1$ =1 та  $Q_2$ =1 тригера було встановлено за допомогою асинхронних входів R, S. Оскільки за завданням R-прямий, S-інверсний, то вхід S подали один імпульс, а на вхід R встановили у «землю», і потім перевели його в неактивний рівень. Але оскільки тригер побудований на елементах I-HE, то для його правильного функціонування треба було про інвертувати сигнал, що надходили з R.

Помітно, що у цій схемі значення високого рівня на  $Q_1$  (3.564 мA) є меншим від звичайного, що можна пояснити тим, що вихід  $Q_1$  під'єднаним до входу  $C_2$  наступного тригеру. Це є цілком нормальним явищем при послідовному з'єднанні схем.

3. На базі  $DR\bar{S}$ -тригеру створити модель схеми чотирьохрозрядного лічильника з коефіцієнтом ділення вхідної частоти K=16.

#### Теоретична частина:

Лічильник — це операційний вузол, призначений для виконання мікрооперацій лічби. Кількість дозволених станів лічильника називають його періодом або модулем.

Лічильники бувають синхронними та асинхронними. В асинхронних лічильниках на інформаційні входи асинхронних тригерів(чи на тактові входи синхронних тригерів) надходять сигнали з виходів сусідніх розрядів. У синхронних лічильниках усі тригери перемикаються одночасно під діянням спільного синхросигналу, що приходить на тактові входи всіх тригерів.

За характером мікрооперацій лічби лічильника лічильники поділяють на інкрементні, декрементні та реверсивні. У моменти надходження сигналу стан інкрементного лічильника змінюється на +1, декрементного – на -1. Реверсивний може виконувати як операцію інкременту, так і операцію декременту, залежно від значення сигналу на вході управління.

За способом організації переносу між розрядами лічильники поділяють на:

- з послідовним переносом;
- з наскрізним переносом;
- з паралельним переносом;
- з груповим переносом.

Розглянемо лічильники з послідовним переносом. У таких лічильниках перенос(позичка) у сусідній старший розряд формується лише після перемикання тригера в попередньому(молодшому) розряді. Такі лічильники є асинхронними, тому перемикання тригерів відбувається неодночасно.

#### Структурна організація лічильника:

Даний лічильник складається з 4 тригерів, кожен з яких виконує ділення частоти на 2. З'єднані послідовно вони ділять вхідну(опорну) частоту на 2(вихід  $Q_1$ ), на 4(вихід  $Q_2$ ), на 8(вихід  $Q_3$ ), на 16(вихід  $Q_4$ ). Для цього треба під'єднати D вхід до виходу NQ цього ж тригеру для забезпечення ділення на 2. Потім вихід тригеру з'єднують з синхровходом наступного тригеру. Таким чином послідовне з'єднання п тригерів може забезпечити ділення на 4, 8, 16, 32,..,2 $^n$ . Створений таким чином лічильник є інкрементним двійковим лічильником з послідовним переносом між розрядами.

Умовне графічне зображення:



Умовна графічна схема:



### Таблиця переходів лічильника:

| Q <sub>1</sub> (t) | Q <sub>2</sub> (t) | Q <sub>3</sub> (t) | Q <sub>4</sub> (t) | $Q_1(t+1)$ | $Q_2(t+1)$ | $Q_3(t+1)$ | $Q_4(t+1)$ |
|--------------------|--------------------|--------------------|--------------------|------------|------------|------------|------------|
| 1                  | 1                  | 1                  | 1                  | 0          | 0          | 0          | 0          |
| 0                  | 0                  | 0                  | 0                  | 0          | 0          | 0          | 1          |
| 0                  | 0                  | 0                  | 1                  | 0          | 0          | 1          | 0          |
| 0                  | 0                  | 1                  | 0                  | 0          | 0          | 1          | 1          |
| 0                  | 0                  | 1                  | 1                  | 0          | 1          | 0          | 0          |
| 0                  | 1                  | 0                  | 0                  | 0          | 1          | 0          | 1          |
| 0                  | 1                  | 0                  | 1                  | 0          | 1          | 1          | 0          |
| 0                  | 1                  | 1                  | 0                  | 0          | 1          | 1          | 1          |
| 0                  | 1                  | 1                  | 1                  | 1          | 0          | 0          | 0          |
| 1                  | 0                  | 0                  | 0                  | 1          | 0          | 0          | 1          |
| 1                  | 0                  | 0                  | 1                  | 1          | 0          | 1          | 0          |
| 1                  | 0                  | 1                  | 0                  | 1          | 0          | 1          | 1          |
| 1                  | 0                  | 1                  | 1                  | 1          | 1          | 0          | 0          |
| 1                  | 1                  | 0                  | 0                  | 1          | 1          | 0          | 1          |
| 1                  | 1                  | 0                  | 1                  | 1          | 1          | 1          | 0          |
| 1                  | 1                  | 1                  | 0                  | 1          | 1          | 1          | 1          |

## Принципова схема на вентелях:



# Графік роботи даного чотирьохрозрядного лічильника з коефіцієнтом ділення вхідної частоти K=16



4. Задати одноразовий режим роботи програмованого лічильника з модулем ділення M = 4. Коефіцієнт ділення вхідної частоти N=8403.

Намалюємо умовне графічне зображення лічильника.



Розвязком задачі  $\epsilon$  визначення керуючого слова наступної структури.

|   | $J_{15}$ | $J_{14}$ | $J_{13}$ | $J_{12}$ | $J_{11}$ | $J_{10}$ | $J_9$ | $J_8$ | $J_7$ | $J_6$ | $J_5$ | $J_4$ | $J_3$ | $J_2$ | $J_1$ | $J_0$ | K <sub>A</sub> | K <sub>B</sub> | K <sub>C</sub> | L |
|---|----------|----------|----------|----------|----------|----------|-------|-------|-------|-------|-------|-------|-------|-------|-------|-------|----------------|----------------|----------------|---|
| - |          |          |          |          |          |          |       |       |       |       |       |       |       |       |       |       |                |                |                |   |

Скористаємость наступною таблицею для визначення модуля:

| M  | P <sub>1MAX</sub> | P <sub>5MIN</sub> | N <sub>MIN</sub> | $N_{\text{MAX}}(P_2 \div P_4 = 0 \div 9)$ | $N_{MAX}(P_2 \div P_4 = 0 \div 15)$ |
|----|-------------------|-------------------|------------------|-------------------------------------------|-------------------------------------|
| 2  | 7                 | 1                 | 3                | 15999                                     | 17331                               |
| 4  | 3                 | 3                 | 3                | 15999                                     | 18663                               |
| 5  | 1                 | 4                 | 3                | 9999                                      | 13329                               |
| 8  | 1                 | 7                 | 3                | 15999                                     | 21327                               |
| 10 | -                 | 9                 | 3                | 9999                                      | 16659                               |

Визначимо розряди  $K_A K_B K_C$  за наступною таблицею:

| M  | K <sub>A</sub> | K <sub>B</sub> | K <sub>C</sub> |
|----|----------------|----------------|----------------|
| 2  | 1              | 1              | 1              |
| 4  | 0              | 1              | 1              |
| 5  | 1              | 0              | 1              |
| 8  | 0              | 0              | 1              |
| 10 | 0              | 1              | 0              |

Для розв'язку нашої задачі використаємо модуль M=4. Розряди  $K_AK_BK_C$  відповідно дорівнюють 011.

Визначимо коефіцієнти  $P_1$ - $P_5$ .Для цього розділимо задане число N на модуль M.

Отримаємо коефіцієнти

$$P_1 = 2$$
,  $P_2 = 1$ ,  $P_3 = 0$ ,  $P_4 = 0$ ,  $P_5 = 3$ .

В двійковому поданні коефіцієнти мають вигляд

$$P_1 = 0010, \, P_2 = 0001, \ P_3 = 0000, \ P_4 = 0000, \, P_5 = 0011.$$

Кожен коефіцієнт відповідає за певні біти управляючого слова:

 $P_2 = J_{12}$ - $J_{15}$ ,  $P_3 = J_8$ - $J_{11}$ ,  $P_4 = J_4$ - $J_7$ , коефіцієнти  $P_1$  і  $P_5$  відповідають за розряди  $J_0$ - $J_3$ .

Оскільки режим роботи одноразовий, то біт L = 1. Запишемо керуюче слово:

| J | J <sub>15</sub> | $J_{14}$ | $J_{13}$ | $J_{12}$ | $J_{11}$ | $J_{10}$       | $J_9$ | $J_8$ | $J_7$ | $J_6$ | $J_5$          | $J_4$ | $J_3$ | $J_2$ | $J_1$ | $J_0$ | K <sub>A</sub> | K <sub>B</sub> | K <sub>C</sub> | L |
|---|-----------------|----------|----------|----------|----------|----------------|-------|-------|-------|-------|----------------|-------|-------|-------|-------|-------|----------------|----------------|----------------|---|
|   | 0               | 0        | 0        | 1        | 0        | 0              | 0     | 0     | 0     | 0     | 0              | 0     | 1     | 0     | 1     | 1     | 0              | 1              | 1              | 1 |
|   | $P_2$           |          |          | P        | 3        | P <sub>4</sub> |       |       | $P_1$ |       | P <sub>5</sub> |       |       |       |       |       |                |                |                |   |

#### Список використанної літератури:

- 1. Методичні вказівки до виконання лабораторних робіт з курсу «Комп'ютерна схемотехніка».
- 2. Конспект лекцій з курсу «Комп'ютерна електроніка»
- 3. Конспект практичних занять з курсу «Комп'ютерна електроніка»